Loading...
Please wait, while we are loading the content...
Similar Documents
Ordonnancement de systèmes parallèles temps réel : de la modélisation à la mise en oeuvre par l'ingénierie dirigée par les modèles
| Content Provider | Semantic Scholar |
|---|---|
| Author | Piel, Éric |
| Copyright Year | 2007 |
| Abstract | Les travaux de cette these s'inscrivent dans le cadre de l'ordonnancement de calculs a haute performance sur multiprocesseurs a memoire partagee. Ces travaux recouvrent deux parties distinctes. Dans une premiere partie nous abordons le flot de conception de systemes-sur-puce muIti-processeurs. Nous proposons la modelisation de ces systemes en UML afm de completer la semantique propre au parallelisme, et de permettre le raffinement du modele de SoC jusqu'a une specification complete, en restant au plus haut niveau de conception. Par la suite nous presentons un nouveau niveau de simulation qui, en prenant en compte le particularisme du traitement intensif de donnees, abstrait le fonctionnement du SoC. En particulier, l'execution et l'ordonnancement des tâches sont directement effectues sur la machine hote. La simulation, implementee en SystemC, permet de tres rapidement evaluer les performances d'un placement de donnees et de tâches sur une architecture. La compilation du modele de SoC vers la simulation est faite a l'aide d'une chaine de transformations de modeles. Nous detaillons les avantages apportes par l'usage de l'ingenierie dirigee par les modeles pour la conception de SoC. Enfin nous illustrons la mise en œuvre de l'ensemble du flot de conception developpe au cours de la these avec un exemple d'exploration d'architecture. |
| File Format | PDF HTM / HTML |
| Alternate Webpage(s) | https://ori-nuxeo.univ-lille1.fr/nuxeo/site/esupversions/a08c134c-d118-4ee8-9290-db82c587e8a4 |
| Alternate Webpage(s) | http://www.lifl.fr/west/publi/Piel07phd.pdf |
| Language | English |
| Access Restriction | Open |
| Content Type | Text |
| Resource Type | Article |